新思科技以全新自動化視覺輔助(visually-assisted automation) 技術因應客制化設計的挑戰,不但能加速設計流程,同時能減少反覆設計并增加重復利用率為了,讓FinFET布局(layout)的產能更上層樓。而藉由與業界領先的客戶緊密合作,全新開發的Custom Compiler目前已能運用于晶圓領導廠商的最先進制程節點量產,并支援FinFET制程技術。
新思科技執行副總裁暨設計事業群總經理Antun Domic表示:“隨著SoC設計復雜度與日俱增,現有的客制化設計工具已不敷使用,更徨論要因應FinFET制程復雜的設計規則所帶來的挑戰;Custom Compiler創新的輔助工具將能協助設計人員應付FinFET設計中困難的布局挑戰,同時大幅提升產能。”
Custom Compiler輔助(Custom Compiler Assistant)是一套有助于提升產能的工具,運用布局設計人員所熟悉的圖像使用模式(graphical use model),以減少編寫復雜程式碼及限制條件(constraints)。藉由Custom Compiler,無須額外設定便能自動執行例行性及重復性的任務;以下是Custom Complier提供的四種輔助工具:布局(Layout)輔助、設計中(In-Design)輔助、范本(Template)輔助以及協同設計(Co-Design)輔助。
新思科技執行副總裁暨解決方案事業群總經理Joachim Kunkel說,新思科技的團隊在晶圓制造開發初期便已經接觸到FinFET相關的設計挑戰。我們看到從標準單元(standard cell) 到高效能SerDes等各式IP開發計畫都需大量投入心力于布局規劃,于是要求Custom Compiler開發團隊專注于改善FinFET布局的產能。Custom Compiler的布線輔助功能,讓我們能實際執行新穎的布局方法論,將許多布局任務的執行時間從數天縮短至數小時。